All-digital phase-locked loop in 40 nm CMOS for 5.8 Gbps serial link transmitter
Publiceringsår
2015
Upphovspersoner
Antonov, Yury; Tikka, Tero; Stadius, Kari; Ryynänen, Jussi
Organisationer och upphovspersoner
Publikationstyp
Publikationsform
Artikel
Moderpublikationens typ
Konferens
Artikelstyp
Annan artikel
Målgrupp
VetenskapligKollegialt utvärderad
Kollegialt utvärderadUKM:s publikationstyp
A4 Artikel i en konferenspublikationPublikationskanalens uppgifter
Moderpublikationens namn
2015 European Conference on Circuit Theory and Design, ECCTD 2015
Förläggare
Artikelnummer
7300035
ISBN
Publikationsforum
Publikationsforumsnivå
1
Öppen tillgång
Öppen tillgänglighet i förläggarens tjänst
Ja
Öppen tillgång till publikationskanalen
Helt öppen publikationskanal
Parallellsparad
Ja
Övriga uppgifter
Vetenskapsområden
Fysik; Kemi; El-, automations- och telekommunikationsteknik, elektronik; Materialteknik; Nanoteknologi; Medicinsk bioteknologi
Nyckelord
[object Object],[object Object],[object Object],[object Object],[object Object],[object Object],[object Object],[object Object],[object Object],[object Object],[object Object],[object Object],[object Object],[object Object],[object Object],[object Object],[object Object],[object Object],[object Object],[object Object],[object Object],[object Object]
Förlagets internationalitet
Internationell
Språk
engelska
Internationell sampublikation
Nej
Sampublikation med ett företag
Nej
DOI
10.1109/ECCTD.2015.7300035
Publikationen ingår i undervisnings- och kulturministeriets datainsamling
Ja